本書以語法與實例結閤的方式來講解可編程邏輯器件的設計方法,軟件開發平颱為Altera公司的Quartus II 9.0 FPGA/CPLD設計軟件。本書由淺入深地介紹瞭采用Quartus II進行數字係統開發的設計流程、設計思想和設計技巧。書中的例子非常豐富,既有簡單的數字邏輯電路實例,也有復雜的數字係統設計實例。
周潤景教授,IEEE/EMBS會員,中國電子學會高級會員,航空協會會員,主要研究方嚮是高速數字係統的信號與電源完整性聯閤設計與優化,具有豐富的數字電路、傳感器與檢測技術、模式識彆、控製工程、EDA技術等課程的教學經驗。
評分
評分
評分
評分
什麼書哦 是在水業績嗎
评分內容入門尚可,不過要注意內部排版錯誤很多
评分內容入門尚可,不過要注意內部排版錯誤很多
评分QuartusII 9.1 sucks
评分內容入門尚可,不過要注意內部排版錯誤很多
本站所有內容均為互聯網搜索引擎提供的公開搜索信息,本站不存儲任何數據與內容,任何內容與數據均與本站無關,如有需要請聯繫相關搜索引擎包括但不限於百度,google,bing,sogou 等
© 2025 book.quotespace.org All Rights Reserved. 小美書屋 版权所有